用于數(shù)字電路的信號(hào)延遲方法、裝置及數(shù)字電路系統(tǒng)專利登記公告
專利名稱:用于數(shù)字電路的信號(hào)延遲方法、裝置及數(shù)字電路系統(tǒng)
摘要:本發(fā)明提供一種用于數(shù)字電路的信號(hào)延遲方法、裝置及數(shù)字電路系統(tǒng),方法包括:接收待延遲的信號(hào),所述待延遲的信號(hào)的待延遲量為n個(gè)延遲單位,其中n為自然數(shù);分解出所述待延遲的信號(hào)的上升沿和下降沿;通過計(jì)數(shù)器對(duì)所述上升沿和下降沿分別進(jìn)行n-1個(gè)延遲單位的延遲,得到延遲后的上升沿和延遲后的下降沿;將所述延遲后的上升沿和延遲后的下降沿合成,得到所述待延遲的信號(hào)延遲了n延遲單位后的信號(hào)。采用計(jì)數(shù)器實(shí)現(xiàn)信號(hào)的延遲,從而可以用少量的計(jì)數(shù)器替代寄存器或RAM實(shí)現(xiàn)信號(hào)的延遲,有效地解決了傳統(tǒng)方式通過寄存器、RAM延遲導(dǎo)致的占用資
專利類型:發(fā)明專利
專利號(hào):CN201210165584.9
專利申請(qǐng)(專利權(quán))人:華為技術(shù)有限公司
專利發(fā)明(設(shè)計(jì))人:蘇清博;徐建
主權(quán)項(xiàng):一種用于數(shù)字電路的信號(hào)延遲方法,其特征在于,包括:接收待延遲的信號(hào),所述待延遲的信號(hào)的待延遲量為n個(gè)延遲單位,其中n為自然數(shù);分解出所述待延遲的信號(hào)的上升沿和下降沿;通過計(jì)數(shù)器對(duì)所述上升沿和下降沿分別進(jìn)行n?1個(gè)延遲單位的延遲,得到延遲后的上升沿和延遲后的下降沿;將所述延遲后的上升沿和延遲后的下降沿合成,得到所述待延遲的信號(hào)延遲了n延遲單位后的信號(hào)。
專利地區(qū):廣東
關(guān)于上述專利公告申明 : 上述專利公告轉(zhuǎn)載自國家知識(shí)產(chǎn)權(quán)局網(wǎng)站專利公告欄目,不代表該專利由我公司代理取得,上述專利權(quán)利屬于專利權(quán)人,未經(jīng)(專利權(quán)人)許可,擅自商用是侵權(quán)行為。如您希望使用該專利,請(qǐng)搜索專利權(quán)人聯(lián)系方式,獲得專利權(quán)人的授權(quán)許可。